## Poarta ŞI - TTL

Cea mai răspândită poartă din familia TTL este fără îndoială poarta ŞI-NU analizată în paragrafele precedente. Poarta ŞI-NU se mai numește și poartă fundamentală TTL putând fi prezenta cu 2,3,4 și 8 intrări.

În figura 10.40 se prezintă o poartă ȘI, care din punct de vedere constructiv are circuitele de intrare și ieșire identice cu cele alei porții ȘI-NU. În interiorul circuitului s-a mai introdus o inversare a semnalului logic cu ajutorul tranzistorului  $T_5$ . tranzistorului  $T_6$  și dioda  $D_1$  au rolul de a complecta conexiunea dintre circuitul de intrare TTL și circuitul de ieșire TTL.



Figura 10.40

Se observă că circuitul ŞI are o schemă mai complexă decât poarta ŞI-NU, structură care se reflectă și asupra parametrilor săi, ce sunt inferiori parametrilor unei porți ŞI-NU, dar superiori a două porți ŞI-NU legate în serie:  $P_{CC}=20$  mW,  $t_{pLH}=17$  ns,  $t_{pHL}=12$  ns și  $t_{pd}=15$  ns. În rest, parametrii de intrare și ieșire sunt identici cu cei ai porților ŞI-NU. În acest sens ne referim la curenții de intrare și ieșire, la nivelele de tensiune, la marginea de zgomot și la factorii de încărcare.

Tranzistoarele  $T_1$ ,  $T_2$ ,  $T_3$  și  $T_4$  au același rol ca la poarta fundamentală ȘI-NU; tranzistorul  $T_5$  introduce o inversare suplimentară, iar tranzistorul  $T_6$  și dioda  $D_1$  asigură o deplasare de nivel necesară funcționării corecte a porții.

Funcționarea porții ȘI este identică, în principiu, cu a porții SI-NU;

În acest sens, dacă la o intrare se aplică nivelul de tensiune inferior,  $V_L$ , tranzistorul  $T_1$  este în conducție la saturație, joncțiunea bază-emitor a tranzistorului multi-emitor este polarizată direct, iar în baza lui se fixează un potențial :  $V_{B1} = V_I + V_{BE} = 0.2 + 0.75 = 0.95$  V, care este

insuficient de a debloca joncțiunile bază-emitor a tranzistoarelor  $T_5$  și  $T_6$ , aceștia sunt blocați, iar în colectorul tranzistorului  $T_5$  se va stabili un potențial ridicat de 2,25 V, determinat de căderile de tensiune pe dioda  $D_1$  și joncțiunile bază-emitor ale tranzistoarelor  $T_2$  și  $T_3$ . Cei doi tranzistoarele  $T_2$  și  $T_3$  care vor conduce în acest caz, fixând la ieșire un nivel de tensiune inferior.

Dacă la ambele intrări se aplică nivel logic superior, tranzistorul  $T_1$  lucrează în regim invers, iar în baza lui se stabilește un potențial de 2,25 V determinat de căderile de tensiune pe joncțiunea bază-colector a tranzistorului  $T_1$  și joncțiunile bază-emitor ale tranzistoarelor  $T_5$  și  $T_6$ . Tranzistorul  $T_5$  și  $T_6$ . Tranzistoarele  $T_5$  și  $T_6$  conduc la saturație. În colectorul tranzistorului  $T_5$  se stabilește un potențial:  $V_{C5} = V_{E5} + V_{CE(sat)} = 0,75 + 0,2 = 0,95$  V, iar în colectorul lui  $T_6$  un potențial de 0,2 V. Dioda  $D_1$  este conducătoare. Potențialul de 0,2 V din baza tranzistorului  $T_2$  blochează pe  $T_2$  și  $T_3$ , iar  $T_4$  va conduce, fixând la ieșire un nivel de tensiune ridicat.

Pe baza observațiilor precedente se completează tabelul 10.6 din care rezultă și funcția logică a circuitului

Tabelul 10.6

| V | V | $V_{B1}$ | $V_{B5}$ | $V_{B6}$ | $V_{C5}$ | $V_{B2}$ | $V_{B3}$ | $V_{B4}$ | Vo  | $V_{\rm F}$ |
|---|---|----------|----------|----------|----------|----------|----------|----------|-----|-------------|
| Α | В | [V]      | [V] | [V]         |
| L | L | 0,95     | 0,4      | 0        | 2,25     | 1,5      | 0,7      | 0,95     | 0,2 | L           |
|   |   |          |          |          |          |          | 5        |          |     |             |
| L | Н | 0,95     | 0,4      | 0        | 2,25     | 1,5      | 0,7      | 0,95     | 0,2 | L           |
|   |   |          |          |          |          |          | 5        |          |     |             |
| Н | L | 0,95     | 0,4      | 0        | 2,25     | 1,5      | 0,7      | 0,95     | 0,2 | L           |
|   |   |          |          |          |          |          | 5        |          |     |             |
| Н | Н | 2,25     | 1,5      | 0,75     | 0,95     | 0,2      | 0        | 4,7      | 3,2 | Н           |

În figura 10.41 se prezintă o poartă SAU-NU din cadrul familiei de circuite integrate TTL.



Figura 10.41

Poarta SAU-NU are o schemă asemănătoare cu a porții ŞI-NU, unde pentru fiecare variabilă de la intrare se introduce câte poarta un tranzistor (T'<sub>1</sub> și T"<sub>1</sub>) cu rol identic cu al tranzistorului multi-emitor. Caracteristic la aceste porți constă în faptul că tranzistoarele T'<sub>2</sub> și T"<sub>2</sub> au emitorii și colectorii legați împreună. Prin urmare, circuitul de ieșire realizat cu tranzistoarele T<sub>3</sub> și T<sub>4</sub>, este comandat sau de tranzistorul T'<sub>2</sub> sau de tranzistorul T"<sub>2</sub>, sau de amândouă tranzistoare.

Funcționarea porții SAU-NU este asemănătoare cu a porții SI-NU.

Dacă la cel puţin o intrare se aplică nivelul de tensiune superior, unul din tranzistoarele T'<sub>2</sub> sau T"<sub>2</sub> va conduce la saturaţie, ceea ce va determina la ieşire un nivel de tensiune superior.

Dacă la ambele intrări se aplică nivelul de tensiune inferior, tranzistoarele T'<sub>2</sub> și T"<sub>2</sub> sunt blocate, ceea ce va determina ca tranzistorul T<sub>4</sub> să conducă. La ieșire se va fixa nivelul de tensiune superior. Pe baza observațiilor de mai sus se poate întocmi tabelul10 .7 din care rezultă funcția logică realizată de circuitul din figura 10.41.

Tabelul 10.7.

| V | V | V' <sub>B1</sub> | V" <sub>B1</sub> | V' <sub>B2</sub> | V" <sub>B2</sub> | $V_{B3}$ | $V_{B4}$ | $V_{o}$ | $V_F$ |
|---|---|------------------|------------------|------------------|------------------|----------|----------|---------|-------|
| Α | В | [V]              | [V]              | [V]              | [V]              | [V]      | [V]      |         |       |
| L | L | 0,95             | 0,95             | 0,4              | 0,4              | 0        | 4,7      | 3,2     | Н     |
| L | Н | 0,95             | 2,25             | 0,4              | 1,5              | 0,75     | 0,95     | 0,2     | L     |
| Н | L | 2,25             | 0,95             | 1,5              | 0,4              | 0,75     | 0,95     | 0,2     | L     |
| Н | Н | 2,25             | 2,25             | 1,5              | 1,5              | 0,75     | 0,95     | 0,2     | L     |

Din punct de vedere al performanțelor, poarta SAU-NU prezintă parametri foarte asemănători cu cei ai porții ŞI-NU:  $P_{CC}=13$  mW,  $t_{pLH}=12$  ns,  $t_{pHL}=8$  ns,  $t_{pd}=10$  ns. În rest, parametrii de intrare și ieșire sunt identici cu cei ai porților ŞI-NU. În acest sens ne referim la curenții de intrare și ieșire, la nivelele de tensiune, la marginea de zgomot și la factorii de încărcare.

## Poarta SAU

Poarta SAU din cadrul familiei TTL are schema reprezentată în figura 10.42. Se observă că față de poarta SAU-NU, poarta SAU are în plus un circuit de inversare realizat de tranzistorul  $T_5$  ce are un rol identic cu tranzistorul  $T_5$  de la poarta ŞI. Tranzistorul  $T_6$  și dioda  $D_1$  au rolul de a asigura o deplasare de nivel.



Figura 10.42

Funcționarea porții SAU poate fi urmărită cu ajutorul tabelului 10.8.

Tabelul 10.8.

| $V_{A}$ | $V_{\rm B}$ | V' <sub>B1</sub> | V'' <sub>B1</sub> | $V_{B6}$ | $V_{C5}$ | $V_{B2}$ | $V_{B3}$ | $V_{B4}$ | Vo  | $V_{\rm F}$ |
|---------|-------------|------------------|-------------------|----------|----------|----------|----------|----------|-----|-------------|
|         |             | [V]              | [V]               | [V]      | [V]      | [V]      | [V]      | [V]      | [V] |             |
| L       | L           | 0,95             | 0,95              | 0        | 2,25     | 1,5      | 0,75     | 0,95     | 0,2 | L           |
| L       | Н           | 0,95             | 2,25              | 0,75     | 0,95     | 0,2      | 0        | 4,7      | 3,2 | Н           |
| Н       | L           | 2,25             | 0,95              | 0,75     | 0,95     | 0,2      | 0        | 4,7      | 3,2 | Н           |
| Н       | Н           | 2,25             | 2,25              | 0,75     | 0,95     | 0,2      | 0        | 4,7      | 3,2 | Н           |

Poarta ŞI-SAU-NU reprezentată în figura 10.43



Figura 10.43

Poarta ŞI-SAU-NU, permite efectuarea unor operații logice complexe într-un singur etaj, cu un timp de propagare de 10 ns și o putere disipată de 13 mW. În rest, parametrii de intrare și ieșire sunt identici cu cei ai porți fundamentale ŞI-NU. În acest sens ne referim la curenții de intrare și ieșire, la nivelele de tensiune, la marginea de zgomot și la factorii de încărcare.

Funcționarea porții ŞI-SAU-NU se explică relativ simplu ținând seama de observațiile făcute la poarta SAU-NU.

Tranzistoarele paraleli T'<sub>2</sub> și T"<sub>2</sub> realizează funcția logică SAU în emitorul comun, considerând ca variabile de intrare nivelurile de tensiune din baza lor și funcția logică SAU-NU în colectorul comun. Dacă se mai ține seama de faptul că joncțiunile bază-emitor ale tranzistoarelor multi-emitor realizează funcția logică ȘI în baza lor, se poate analiza funcționarea porții SI-SAU-NU ținând seama de toate observațiile de mai sus sistematizate în felul următor:

- a) tranzistorul T'<sub>2</sub> conduce când în baza tranzistorului T'<sub>1</sub> există nivel de tensiune ridicat, realizând funcția ŞI : F= A.B;
- b) tranzistorul T"<sub>2</sub> conduce când în baza tranzistorului T"<sub>1</sub> există nivel de tensiune ridica , realizând funcția ŞI : F=C.D;
- c) tranzistorul T<sub>3</sub> conduce atunci când conduc cel puţin unul din tranzistorul T'<sub>2</sub> sau T"<sub>2</sub> sau T"<sub>2</sub>, realizând funcţia ŞI-SAU : F=AB+C.D;
- d) tranzistorul  $T_4$  este conductor numai dacă tranzistoarele  $T'_2$  și  $T''_2$  sunt blocați: realizând funcția SI-SAU-NU:

F = A.B + C.D

Cum tranzistorul T<sub>4</sub> este un repetor pe emitor rezultă că:

$$F = \overline{A.B + C.D}$$

Același lucru se obține dacă se face observația că tranzistorul T<sub>3</sub> joacă rolul unui invertor. Din punct de vedere al performanțelor, poarta ŞI-SAU-NU prezintă parametri foarte asemănători cu cei ai porții ŞI-NU.

| $V_{A}$     | $V_{\rm B}$    | $V_{\rm C}$      | $V_{\rm D}$      | Vo          |
|-------------|----------------|------------------|------------------|-------------|
| $V_{\rm L}$ | $V_{\rm L}$    | $V_{\rm L}$      | $V_{\rm L}$      | $V_{H}$     |
| $V_{\rm L}$ | $V_{\rm L}$    | $V_{\rm L}$      | $V_{\mathrm{H}}$ | $V_{H}$     |
| $V_{\rm L}$ | $V_{\rm L}$    | $V_{\rm H}$      | $V_{\rm L}$      | $V_{H}$     |
| $V_{\rm L}$ | $V_{\rm L}$    | $V_{\rm H}$      | $V_{\rm H}$      | $V_{L}$     |
| $V_{\rm L}$ | V <sub>H</sub> | $V_{\rm L}$      | $V_{\rm L}$      | $V_{H}$     |
| $V_{\rm L}$ | $V_{\rm H}$    | $V_{\rm L}$      | $V_{\mathrm{H}}$ | $V_{H}$     |
| $V_{\rm L}$ | $V_{\rm H}$    | $V_{\rm H}$      | $V_{\rm L}$      | $V_{H}$     |
| $V_{\rm L}$ | $V_{\rm H}$    | $V_{\mathrm{H}}$ | $V_{\mathrm{H}}$ | $V_{\rm L}$ |
| $V_{H}$     | $V_{\rm L}$    | $V_{\rm L}$      | $V_{\rm L}$      | $V_{H}$     |
| $V_{H}$     | $V_{\rm L}$    | $V_{\rm L}$      | $V_{\mathrm{H}}$ | $V_{H}$     |
| $V_{H}$     | $V_{\rm L}$    | $V_{\mathrm{H}}$ | $V_{\rm L}$      | $V_{H}$     |
| $V_{H}$     | $V_{\rm L}$    | $V_{\rm H}$      | $V_{\mathrm{H}}$ | $V_{\rm L}$ |
| $V_{H}$     | $V_{\rm H}$    | $V_{\rm L}$      | $V_{\rm L}$      | $V_{\rm L}$ |
| $V_{H}$     | $V_{H}$        | $V_{\rm L}$      | $V_{\mathrm{H}}$ | $V_{\rm L}$ |
| $V_{H}$     | V <sub>H</sub> | $V_{\rm H}$      | $V_{\rm L}$      | $V_{L}$     |
| $V_{H}$     | $V_{H}$        | $V_{\rm H}$      | $V_{\rm H}$      | $V_{\rm L}$ |

## Poarta ŞI-SAU-NU expandabilă

În multe aplicații sunt necesare obținerea unor funcții logice complexe cu un număr mai mare de 4 variabile la intrare; pentru aceste situații a fost realizată poarta ŞI-SAU-NU expandabilă reprezentată în figura 10.44.a.

Poarta expandabilă se deosebește de o poartă ŞI-SAU-NU prin faptul că mai conține două intrări suplimentare la care se aplică ieșirile complementare ale unui circuit special, numit de expandare figura 10.44.b.

Funcționarea porții expandabile se poate explica simplu pe baza observațiilor făcute la poarta ŞI-SAU-NU:

Tranzistorul  $T_3$  este conductor atunci când conduc tranzistoarele  $T'_2$  sau  $T''_2$  sau când la intrarea X există nivel de tensiune ridicat ( $\approx 0.75$  V): A.B + C.D + X=1;

Tranzistorul  $T_4$  este conductor numai dacă tranzistorul  $T'_2$  și  $T''_2$  sunt blocați și când la intrarea X există nivel de tensiune ridicat (X = H): A.B +C.D + X = 0 sau  $\overline{A.B + C.D + X} = 1$ .

În concluzie, poarta ŞI+SAU+NU expandabilă îndeplinește funcția:

$$F = \overline{A.B + C.D + X}$$



Figura 10.44

Circuitul de expandare este realizat dintr-un tranzistor  $T_1$  multi-emitor și un tranzistor  $T_2$  identic cu tranzistorul ce comandă invertorul complex la circuitele TTL. Rezistența de emitor

și colector a tranzistorului  $T_2$  nu este cuprinsă în circuitul de extensie, ci în poarta ŞI-SAU-NU expadabilă, după cum se poate observa urmărind locul de conectare a semnalelor X și  $\overline{X}$ .

Independent circuitul de expandare(figura 8.44.b) nu îndeplinește nici o funcție logică și nici nu dă la ieșire nivelurile de tensiune normale. Conectat la poarta expandabilă(Figura 8.44.a) circuitul de expandare permite realizarea funcției ȘI la ieșirea  $\overline{X}$  i a funcției SI-NU la ieșirea  $\overline{X}$ .

Parametrii porții expandabile sunt dați pentru cazul în care nu se atașează circuitul de extensie. În acest caz, parametrii porții ŞI-SAU-NU expandabilă sunt apropiați de cei ai porții ŞI-NU:  $t_{pd}=11~\text{ns},\,P_D=13~\text{mW}.$  În rest, parametrii de intrare și ieșire sunt identici cu cei ai porților ŞI-NU. În acest sens ne referim la curenții de intrare și ieșire, la nivelele de tensiune, la marginea de zgomot și la factorii de încărcare.

Când circuitele de extensie sunt atașate, crește timpul de propagare datorită sarcinii capacitive suplimentare introduse de acest circuit. În general, timpul de propagare crește cu două nanosecunde la adăugarea câte unui circuit de expansiune, iar puterea disipată crește cu  $1,6\,\mathrm{mW}$ . Din acest motiv nu se recomandă conecta un număr prea mare de circuite de expansiune simultan la bornele X și X. Se recomandă utilizarea a cel mult a patru circuite de expandare .